ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE

Ders Bilgi Formu ( BİL 436 )


   Temel bilgiler
Ders adı: Sayısal Tümleşik Devrelere Giriş
Ders kodu: BİL 436
Öğretim üyesi: Dr. Öğr. Üyesi Alp Arslan BAYRAKÇİ
AKTS kredisi: 6
GTÜ kredisi: 3 (3+0+0)
Yılı, Dönemi: 4, Güz ve Bahar
Dersin düzeyi: Lisans
Dersin tipi: Alan seçmeli
Öğretim dili: İngilizce
Öğretim şekli: Yüz yüze
Ön koşullar: BİL 232
Staj durumu: Yok
Dersin amacı: Bu derste sayısal tümleşik DEVRE (IC), CMOS tümleşik devrelerin imalatı, tümleşik devre yerleşim planı, mosfet transistör, ara bağlantı hatları, bağlantı hat modelleri, Durağan CMOS tasarımı, Dinamik CMOS tasarımı, CMOS evirgeç konuları işlenecektir.
   Öğrenme çıktıları Yukarı

Bu dersi başarıyla tamamlayan öğrenciler, şu yetilere sahip olurlar:

  1. Sayısal devrelerin üretiminde kullanılan sayısal tümleşik devre (IC) teknolojisini kavrar

    Program Çıktılarına Katkıları

    1. Verinin analiz ve yorumlanmasının yanı sıra deneyler tasarlayıp yürütmek
    2. Hızla değişen teknolojik çevreye adapte olabilmek için bilgi ve yetilerini sürekli geliştirmek

    Değerlendirme Tipi

    1. Yazılı sınav
  2. Tümleşik devrelerin tasarım, güç ve zamanlama analizi, simülasyon ve optimizasyonu problemlerini teorik yöntemlerle çözebilir

    Program Çıktılarına Katkıları

    1. Matematik, fen ve matematik bilgilerini kullanarak mühendislik problemlerini tanımlayıp analiz etmek
    2. Verinin analiz ve yorumlanmasının yanı sıra deneyler tasarlayıp yürütmek

    Değerlendirme Tipi

    1. Ödev
  3. Bilgisayar destekli sayısal tümleşik devre tasarım ve analiz araçları kullanarak teoriyle pratiği birleştirirek güç, hız ve bağlantı sorunlarını bu araçlarla çözer

    Program Çıktılarına Katkıları

    1. Verinin analiz ve yorumlanmasının yanı sıra deneyler tasarlayıp yürütmek

    Değerlendirme Tipi

    1. Dönem projesi
  4. Tümleşik devrelerin bileşenlerini ayırd eder

    Program Çıktılarına Katkıları

    1. Verinin analiz ve yorumlanmasının yanı sıra deneyler tasarlayıp yürütmek

    Değerlendirme Tipi

    1. Yazılı sınav
   İçerik Yukarı
1. hafta: Tümleşik Devre Tasarımına Giriş
2. hafta: CMOS tümleşik devrelerin imalatı
3. hafta: Tümleşik Devre yerleşim planı
4. hafta: Diyot
5. hafta: MOSFET Transistör
6. hafta: Ara bağlantı hatları, bağlantı hat modelleri
7. hafta: CMOS evirgeç, Ara sınav
8. hafta: CMOS evirgeçin dinamik davranışı
9. hafta: CMOS Evirgeç için Güç ve Performans,
10. hafta: Teknolojik ilerlemenin evirgeç üzerinde etkileri
11. hafta: Durağan CMOS tasarımı
12. hafta: Dinamik CMOS tasarımı
13. hafta: Tümleşik Devre Simülasyonu
14. hafta: Karmaşık mantık kapıları için yerleşim planı teknikleri
15. hafta*: Proje
16. hafta*: Final sınavı
Ders kitapları ve materyaller: Jan M Rabaey, Digital Integrated Circuits: A Design Perspective, Prentice Hall 2nd Edition, 2003
Önerilen kaynaklar: David Hodges, Horace Jackson, Resve Saleh, Analysis and Design of Digital Integrated Circuits, Third Edition, McGraw Hill

  * 15. ve 16. haftalar arası final sınavına hazırlık haftası bulunmaktadır.
Değerlendirme Yukarı
Değerlendirme tipi Hafta numarası Ağırlık (%)
Ara sınavlar (Vizeler): 7 25
Dönem içi diğer çalışmalar: 0
Proje: 16 20
Ödev: 8 10
Kısa sınav (Quiz): 10 5
Final sınavı: 16 40
  Toplam ağırlık:
(%)
   İş yükü Yukarı
Etkinlik Süre (Haftalık saat) Toplam hafta sayısı Dönem boyu toplam iş yükü
Dersler (Yüz yüze öğretme): 3 14
Ders dışı bireysel çalışma: 3 14
Uygulama, Rehberli problem çözme: 1 10
Ödev: 1 10
Dönem projesi: 3 2
Dönem projesi sunumu: 0 0
Kısa sınav (Quiz): 1 1
Ara sınav için bireysel çalışma: 8 2
Ara sınav (Vize): 2 1
Final sınavı için bireysel çalışma: 8 2
Final sınavı: 3 1
    Toplam işyükü:
    Toplam AKTS kredisi:
*
  * AKTS kredisi, toplam iş yükünün 25'e bölümüdür. (1 AKTS = 25 saatlik iş yükü)
-->