ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE ECTS @ IUE

Ders Bilgi Formu ( ELM 235 )


   Temel bilgiler
Ders adı: Lojik Devre Tasarım Laboratuvarı
Ders kodu: ELM 235
Öğretim üyesi: Dr. Öğr. Üyesi İhsan Çiçek
AKTS kredisi: 2
GTÜ kredisi: 1 ()
Yılı, Dönemi: 2, Bahar
Dersin düzeyi: Lisans
Dersin tipi: Zorunlu
Öğretim dili: Türkçe
Öğretim şekli:  , Laboratuvar çalışması
Ön koşullar: ELM234 dersine kayıtlı olmak veya ELM234 dersinden başarılı olmak
Staj durumu: Yok
Dersin amacı: Bu dersin amacı ELM234 - Lojik Devreler ve Tasarım dersinde öğrenilen bilgileri haftalık uygulamalarla pekiştirmektir.
   Öğrenme çıktıları Yukarı

Bu dersi başarıyla tamamlayan öğrenciler, şu yetilere sahip olurlar:

  1. Edinilen sayısal tasarım tekniklerini verilen uygulamalar yardımıyla pekiştirmek.

    Program Çıktılarına Katkıları

    1. Mühendislik problemlerini formüle edip çözmek

    Değerlendirme Tipi

    1. Laboratuvar uygulamaları/sınavları
  2. Sayısal Tasarım için kullanılan bilgisayar destekli yazılım araçları hakkında bilgi sahibi olmak

    Program Çıktılarına Katkıları

    1. Mühendislik uygulamalarında farklı teknik ve modern araçları kullanma bilgisini geliştirmek

    Değerlendirme Tipi

    1. Laboratuvar uygulamaları/sınavları
  3. Endüstri standardı tanımlama dilleri kullanılarak özellikleri verilen bir sayısal sistemi tasarlayıp, test edebilecek yetkinliğe erişmek.

    Program Çıktılarına Katkıları

    1. Veri analizi ve yorumunun yanında deneyler tasarlayıp yürütmek
    2. Sistem tasarımlarını geliştirmek, uygulamak ve sürdürmek
    3. Profesyonel ve etik davranış sorumluluğu sergilemek

    Değerlendirme Tipi

    1. Laboratuvar uygulamaları/sınavları
   İçerik Yukarı
1. hafta: Lab yok
2. hafta: Lab yok
3. hafta: Lab yok
4. hafta: Lab yok
5. hafta: Lab yok
6. hafta: Lab1
7. hafta: Lab Yok
8. hafta: Lab2
9. hafta: Lab Yok
10. hafta: Lab3
11. hafta: Lab yok
12. hafta: Lab4
13. hafta: Lab yok
14. hafta: Lab5
15. hafta*: NA
16. hafta*: NA
Ders kitapları ve materyaller: Harris and D. Harris, Digital Design and Computer Architecture: ARM Edition, 1st edition. Morgan Kaufmann, 2015.
Önerilen kaynaklar: Mano and M. D. Ciletti, Digital Design: With an Introduction to the Verilog HDL, 5th Edition. Pearson, 2012.
Doulos, The Verilog Golden Reference Guide. The Designer’s Guide to Verilog
Doulos, The VHDL Golden Reference Guide. The Designer’s Guide to VHDL
  * 15. ve 16. haftalar arası final sınavına hazırlık haftası bulunmaktadır.
Değerlendirme Yukarı
Değerlendirme tipi Hafta numarası Ağırlık (%)
Ara sınavlar (Vizeler): 0 0
Dönem içi diğer çalışmalar: 6,8,10,12,14 100
Proje: 0 0
Ödev: 0 0
Kısa sınav (Quiz): 0 0
Final sınavı: 0 0
  Toplam ağırlık:
(%)
   İş yükü Yukarı
Etkinlik Süre (Haftalık saat) Toplam hafta sayısı Dönem boyu toplam iş yükü
Dersler (Yüz yüze öğretme): 2 12
Ders dışı bireysel çalışma: 2 13
Uygulama, Rehberli problem çözme: 0 0
Ödev: 0 0
Dönem projesi: 0 0
Dönem projesi sunumu: 0 0
Kısa sınav (Quiz): 0 0
Ara sınav için bireysel çalışma: 0 0
Ara sınav (Vize): 0 0
Final sınavı için bireysel çalışma: 0 0
Final sınavı: 0 0
    Toplam işyükü:
    Toplam AKTS kredisi:
*
  * AKTS kredisi, toplam iş yükünün 25'e bölümüdür. (1 AKTS = 25 saatlik iş yükü)
-->